# Sujets d'évaluation de l'autonomie

#### Sujet 1 Etude d'un transistor MOS

On considère un transistor MOS de type N (référence NMOS5, niveau de modélisation 5). Ses dimensions et paramètres sont donnés ci-dessous :

|       | W (μm) | L (µm) | V <sub>TO</sub> (V) | $K'(A/V^2)$            | U <sub>ALIM</sub> (V) |
|-------|--------|--------|---------------------|------------------------|-----------------------|
| NMOS5 | 1      | 0.25   | 0.4                 | 131 x 10 <sup>-6</sup> | 2.5                   |

1°) Faire la simulation sous PSPICE du transistor (relié à 2 générateurs VDC) afin d'observer les réseaux de caractéristiques :  $I_{DS} = f(V_{GS})$  et  $I_{DS} = f(V_{DS})$ .

Identifiez les zones dans lesquelles le transistor est bloqué, ohmique, saturé.

**2°)** Sur la caractéristique  $I_{DS} = f(V_{DS})$  avec  $V_{GS} = 1V$ , tracer (*Trace / Add Trace*) la courbe  $I_{DS} = f(V_{DS})$  de niveau 0 (transistor idéal) vues en cours et TD en utilisant les paramètres du tableau.

Observations?

**3°)** Donner (dessiner sur une feuille ou au tableau) les caractéristiques  $I_{DS} = f(V_{GS})$  et  $I_{DS} = f(V_{DS})$  d'un transistor PMOS.

# **Sujet 2** Etude d'un amplificateur MOS source commune

Faire la simulation temporelle du montage amplificateur source commune, composé d'un transistor NMOS et une résistance. On prendra un signal d'entrée sinusoïdal d'amplitude 200mV, d'offset 1.25v, et de fréquence 2KHz. Mesurer le gain.

# Paramètres:

Transistor NMOS5:  $W = 5\mu m$ ,  $L = 0.25\mu m$ 

Résistance R =  $3K\Omega$ .

Tension d'alimentation  $V_{DD} = 2.5V$ 

# **Sujet 3** Etude d'un amplificateur MOS drain commun

Faire la simulation temporelle sous PSPICE du montage amplificateur source commune, composé d'un transistor NMOS et une résistance. On prendra un signal d'entrée sinusoïdal d'amplitude 200mV, d'offset 1.25v, et de fréquence 2KHz. Mesurer le gain.

#### Paramètres :

Transistor NMOS5: W =  $5\mu m$ , L =  $0.25\mu m$ 

Résistance R =  $3K\Omega$ .

Tension d'alimentation  $V_{DD} = 2.5V$ 

#### **Sujet 4** Amplificateur MOS à 2 étages - Etude statique

Procédez à l'étude du montage de la figure ci-dessous.



Les dimensions retenues pour les transistors MOS sont les suivantes :  $W_{NMOS}$  = 3 $\mu$ m,  $W_{PMOS}$  = 8.7 $\mu$ m et  $L_{NMOS}$  =  $L_{PMOS}$  = 0.25 $\mu$ m.

On s'attachera à retrouver la caractéristique de transfert du premier étage ainsi que celle du montage global.

Expliquer pourquoi les signaux d'entrée et de sortie de chacun des étages sont inversés. Retrouver les différents états de conduction (bloqué, ohmique, saturé) du transistor NMOS.

Quel est l'impact sur le signal de sortie si on modifie la composante continue du signal d'entrée ?

|      | V <sub>TO</sub> (V) | K' (A/V²)              | λ (V <sup>-1</sup> ) | $V_{\mathrm{DD}}$ |
|------|---------------------|------------------------|----------------------|-------------------|
| NMOS | 0.4                 | 131 x 10 <sup>-6</sup> | 0.1                  | 2.5V              |
| PMOS | -0.55               | 45 x 10 <sup>-6</sup>  | 0.2                  | 2.5V              |

# **Sujet 5** Etude d'un inverseur CMOS

Implémentez l'inverseur CMOS vu en cours. Les dimensions retenues pour les transistors MOS sont les suivantes :  $W_{NMOS} = 3\mu m$ ,  $W_{PMOS} = 8.7\mu m$  et  $L_{NMOS} = L_{PMOS} = 0.25\mu m$ .

Identifiez (sur la caractéristique entrée- sortie) les différents modes de fonctionnement des transistors.

|      | V <sub>TO</sub> (V) | K' (A/V²)              | λ (V <sup>-1</sup> ) | $V_{DD}$ |
|------|---------------------|------------------------|----------------------|----------|
| NMOS | 0.4                 | 131 x 10 <sup>-6</sup> | 0.1                  | 2.5 V    |
| PMOS | -0.55               | 45 x 10 <sup>-6</sup>  | 0.2                  | 2.5 V    |

En quelques simulations successives, retrouvez le rapport entre les dimensions des transistors NMOS et PMOS permettant une tension de commutation de VDD/2. Pourquoi les transistors NMOS et PMOS doivent-ils avoir des dimensions différentes pour être électriquement identiques ?

# **Sujet 6** NE 555 en montage monostable



Vcc = 5v

Simuler le montage précédent et expliquer les courbes (gâchette, tensions du condensateur, sortie) en considérant 2 cas de figures différents.

- Sur la gâchette, le signal envoyé est une impulsion de durée  $\tau/2$ .
- Sur la gâchette, le signal envoyé est une impulsion de durée 3 τ.

On appellera τ la constante de temps RC de ce montage

Conclusions?

# **Sujet 7** NE 555 en montage astable



Vcc = 5v

- a) Démontrez (chronogramme à l'appui) que le montage précédent génère un signal périodique dont vous déterminerez la période.
- b) Quel est le rapport cyclique de ce montage et comment peut-on le modifier?

# **Sujet 8** Logique combinatoire : multiplexeur 4 bits

Remarque préliminaire : pour l'électronique numérique, consulter le fichier excel de nomenclature pour les références des composants.

Faire la synthèse du décodeur 2 vers 4 pour en trouver les équations logiques et le schéma.

Dessiner et simuler le multiplexeur. On fera varier l'entrée n°1 (valeurs successives : 0101). Cette entrée sera sélectionnée par le décodeur afin d'observer les valeurs en sortie.



Page n°4/6

# **Sujet 9** Logique combinatoire : additionneur BCD

Remarque préliminaire : pour l'électronique numérique, consulter le fichier excel de nomenclature présent sur le site pédagogie pour les références des composants.

Compléter le schéma PSPICE (fichier *Adder\_BCD\_Student.sch*) et vérifier que l'architecture de l'additionneur BCD fonctionne dans tous les cas de figure. On notera l'utilisation des bus (ensemble de plusieurs fils) à la place de N fils en parallèle.

# **Sujet 10** Machine à états finis de Mealy détectant la séquence "10"

Remarque préliminaire : pour l'électronique numérique, consulter le fichier excel de nomenclature présent sur le site pédagogie pour les références des composants.

Implémenter la machine à états finis de Mealy détectant la séquence 10 (machine expliquée en cours). On utilisera des bascules D (référence PSPICE : 7474).

Simulez cette machine sous PSPICE, avec ce stimulus comme entrée : 0, 1, 1, 0, 0

# **Sujet 11** Etude d'une UAL (ALU) 4 bits

Définir l'architecture et simuler le fonctionnement d'un chemin de données composé d'une Unité Arithmétique et Logique (UAL, ALU) 4 bits (74181), et d'un registre (bascules D) 4 bits (74175).

L'opération à faire en simulation est : 2 x E – 1 (E étant l'entrée de donnée sur 4 bits, qui vaudra 3)

# Extrait de datasheet du 74181 :

On notera qu'il faut configurer les entrées : M = 0, Cn = 1

| MODE SELECT<br>INPUTS |                |                | СТ             | ACTIVE HIGH INPUTS AND OUTPUTS                                |                                                                                                                                     |
|-----------------------|----------------|----------------|----------------|---------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------|
| <b>S</b> <sub>3</sub> | S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> | LOGIC<br>(M=H)                                                | ARITHMETIC <sup>(2)</sup> (M=L; C <sub>n</sub> =H)                                                                                  |
|                       |                |                |                | A + B AB logical 0 AB B A⊕B AB -                              | A A + B A + $\overline{B}$ minus 1 A plus A $\overline{B}$ (A + B) plus A $\overline{B}$ A minus B minus 1 A $\overline{B}$ minus 1 |
|                       |                |                |                | A + B<br>A ⊕ B<br>B<br>AB<br>logical 1<br>A + B<br>A + B<br>A | A plus AB A plus B (A + B) plus AB AB minus 1 A plus A <sup>(1)</sup> (A + B) plus A (A + B) plus A A minus 1                       |

| Pin Names        | Description                         |
|------------------|-------------------------------------|
| A0-A3            | Operand Inputs (Active LOW)         |
| B0-B3            | Operand Inputs (Active LOW)         |
| S0-S3            | Function Select Inputs              |
| M                | Mode Control Input                  |
| C <sub>n</sub>   | Carry Input                         |
| F0-F3            | Function Outputs (Active LOW)       |
| A = B            | Comparator Output                   |
| G                | Carry Generate Output (Active LOW)  |
| P                | Carry Propagate Output (Active LOW) |
| C <sub>n+4</sub> | Carry Output                        |